Postingan

Menampilkan postingan dari September, 2024

Laporan Akhir 2 Modul 1

Gambar
[KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Jurnal 2. Alat dan Bahan 3. Rangkaian Simulasi 4. Prinsip Kerja Rangkaian 5. Video Rangkaian 6. Analisa 7. Link Download 1. Jurnal [Kembali] Gambar 1.1 Data Hasil   Percobaan 2. Alat dan Bahan [Kembali]  1. Gerbang Not      Gerbang NOT sering juga disebut sebagai rangkaian inventer ( pembalik).  Tugas rangkaian NOT (pembalik) ialah memberikan suatu keluaran yang tidak sama dengan masukan.     2. Gerbang AND              Gerbang AND merupakan salah satu gerbang logika dasar yang memiliki prinsip kerja perkalian. Nilai output akan berlogika  1 jika semua nilai input logika 1, dan jika salah satu atau lebih input ada yang berlogika 0 maka output akan berlogika 0.       3. Gerbang OR                  Pada gerbang logika OR ini bisa dikatakan bahwa jika salah satu atau lebih input logika 1 maka output akan berlogika 1 . Nilai output logika 0 hanya pada jika nilai semua input berlogika 0.   4. Gerbang XOR     XOR mer

Laporan Akhir 1 Modul 1

Gambar
[KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Jurnal 2. Alat dan Bahan 3. Rangkaian Simulasi 4. Prinsip Kerja Rangkaian 5. Video Rangkaian 6. Analisa 7. Link Download 1. Jurnal [Kembali] Gambar 1.1 Data Hasil   Percobaan 2. Alat dan Bahan [Kembali]  1. Gerbang Not      Gerbang NOT sering juga disebut sebagai rangkaian inventer ( pembalik).  Tugas rangkaian NOT (pembalik) ialah memberikan suatu keluaran yang tidak sama dengan masukan.     2. Gerbang AND              Gerbang AND merupakan salah satu gerbang logika dasar yang memiliki prinsip kerja perkalian. Nilai output akan berlogika  1 jika semua nilai input logika 1, dan jika salah satu atau lebih input ada yang berlogika 0 maka output akan berlogika 0.       3. Gerbang OR                  Pada gerbang logika OR ini bisa dikatakan bahwa jika salah satu atau lebih input logika 1 maka output akan berlogika 1 . Nilai output logika 0 hanya pada jika nilai semua input berlogika 0.   4. Gerbang XOR     XOR mer

Tugas Pendahuluan Modul 1 Percobaan 3 Kondisi 8

Gambar
[KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Kondisi 2. Gambar Rangkaian Simulasi 3. Video Simulasi 4. Prinsip Kerja   5. Download File 1. Kondisi       Buatlah rangkaian multivibrator monostabil sesuai dengan gambar pada percobaan dengan kapasitor sebesar 155uF dan resistor sebesar 7.8 kΩ 2. Gambar Rangkaian Gambar 1 Rangkaian percobaan 3.  Video Simulasi     4. Prinsip Kerja           Percobaan ini merupakan percobaan 3 kondisi 8 dimana terdapat rangkaian monostabil dengan kapasitor sebesar 155uF dan resistor sebesar 7.8 kOhm. Rangkaian monostabil merupakan rangkaian yang hanya stabil di satu kondisi saja. Maksud dari stabil di satu kondisi saja adalah ketika yang awalnya input dari rangkaian berlogika 1 kemudian di ganti atau diubah inputnya menjadi logika 0 maka grafik gelombang yang awalnya di angka 1 turun ke 0 (keadaan fall) tetapi hanya sebentar atau sesaat karena dia akan kembali ke stabil nya yang awal yaitu ketika bernilai 1, itu dinamakan memiliki satu

Tugas Pendahuluan Modul 1 Percobaan 1 Kondisi 14

Gambar
[KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Kondisi 2. Gambar Rangkaian Simulasi 3. Video Simulasi 4. Prinsip Kerja   5. Download File 1. Kondisi [Kembali] Percobaan 1 Kondisi 14 Buatlah sebuah rangkaian lengkap yang memuat 3 gerbang NAND dengan 3 input dan 4 input, kemudian gerbang NOR dengan 2 dan 4 input,kemudian 2 gerbang XOR dan 1 gerbang XNOR. Dan output akhir rangkaian keseluruhannya ditunjukkan dengan LED atau LOGIC PROBE. Dimana input awal berupa 3 saklar SPDT. 2. Gambar Rangkaian Simulasi [Kembali] Percobaan 1 Kondisi 14 3. Video Simulasi [Kembali] 4. Prinsip Kerja [Kembali] Terlihat pada rangkaian terdapat 3 saklar SPDT yang terhubung ke gerbang NAND, gerbang NOR, gerbang XOR, dan Gerbang XNOR. Pada saklar 1, 2 dan 3 logikanya bernilai 1 dikarenakan saat ini saklar 1, 2 dan 3 terhubung dengan arus Vcc. Tetapi, jika saklar dihubungkan ke ground maka saklar SPDT akan berlogika 0. Diatur semua berlogika 1 dan dialirkan ke input NAND akan didapati outputny

Modul 3 Praktikum Sistem Digital

Gambar
  [KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Tujuan 2. Alat dan Bahan 3. Dasar Teori 4. Percobaan Percobaan ... Tugas Pendahuluan 1 Tugas Pendahuluan 2 Laporan Akhir Percobaan 1 Laporan Akhir Percobaan 2 Modul II Counter 1. Tujuan [Kembali] 1.  Merangkai dan Menguji operasi logika dari counter asyncron dan counter syncronous.             2.  Merangkai dan Menguji aplikasi dari sebuah Counter 2. Alat dan Bahan [Kembali] Gambar 1.1 Module D’Lorenzo Gambar 1.2 Jumper  Panel DL 2203C    Panel DL 2203D    Panel DL 2203S    Jumper 3. Dasar Teori [Kembali] Counter        Counter  adalah  sebuah  rangkaian  sekuensial  yang  mengeluarkan  urutan statestate tertentu, yang merupakan aplikasi dari pulsa-pulsa inputnya. Pulsa input dapat berupa pulsa clock atau pulsa yang dibangkitkan oleh sumber eksternal dan muncul pada interval waktu tertentu. Counter banyak digunakan pada peralatan yang berhubungan  dengan  teknologi  digital,  biasanya  untuk menghitung  j